**扇出系數**(英語:Fan-out)是電子技術中表明邏輯門帶負載能力的一個量度,其定義為一個邏輯門電路能驅動與之同類邏輯門的個數。
**Genus** 是大規模并行RTL和物理綜合工具。
**Innovus** 為Cadence于2015年發布的全新版數字芯片P&R布局布線版圖設計工具。
**Modus** 診斷與測試工具,可做掃描插入、壓縮、ATPG、邏輯和存儲器BIST、PMBIST。壓縮比率達400倍。
**Leakage power** 電路處在inactive或者static時的功耗
**physical verifiction** PV
**drc**:設計規則檢查。
**lvs**:電氣規則檢查
**wns**: worst negative slsck 最差的slack值,表征芯片最差的性能。
**tns**: total negative 所有負的slack值之和,表征芯片的一個性能范圍。
**inverters** :反相器
**FeedThrough**:"穿通連接"
**P&R** 布局與繞線
**Voltage** 電壓
**Fan-out** :扇出
**RC Extraction** :電阻電容萃 取()
**TTL** :電平信號規定,+5V等價于邏輯“1”,0V等價于邏輯“0”采用二進制來表示數據時。這樣的數據通信及電平規定方式,被稱做TTL(晶體管-晶體管邏輯電平)信號系統。這是計算機處理器控制的設備內部各部分之間通信的標準技術。
**violation** 違例
**Synthesis** :合成
**skew** 偏差
**semiconductor** 半導體
**Ge transistor** Ge 晶體管
**Power Dissipation** 消耗功率
**Logic thresholds** :
就是邏輯高低電平的分界電壓,比如閾值是1.4V的話,高于1.4的就是邏輯1,低于1.4的就是邏輯0。
**Noise Margin**: 噪聲容限(英語:Noise Margin)是指在前一極輸出為最壞的情況下,為保證后一極正常工作,所允許的最大噪聲幅度?。在數字電路中,一般常以“1”態下(上)限噪聲容限和“0”態上(下)限噪聲容限中的最小值來表示電路(或元件)的噪聲容限。噪聲容限越大說明容許的噪聲越大,電路的抗干擾性越好。
**Crosstalk** :串擾是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。只要有電流的存在,就會有磁場存在,磁場之間的干擾就是串擾的來源。
**inverters** 反相器是可以將輸入信號的相位反轉180度,這種電路應用在模擬電路,比如說音頻放大,時鐘振蕩器等。在電子線路設計中,經常要用到反相器。CMOS反相器電路由兩個增強型MOS場效應管組成。典型TTL與非門電路電路由輸入級、中間級、輸出級組成。
**Flat band voltage** :平帶電壓(Flat band voltage)就是在MOS系統中,使半導體表面能帶拉平(呈平帶狀態)所需要外加的電壓。
**low-resistivity** 低電阻率
**CMOS Latchup** CMOS閉鎖
**Hot-Carrier Effects** 熱載流子效應
**Latch-up** : CMOS集成電路具有寄生硅控制整流器(SCR)。通電后,SCR可以開啟,從而形成從電源到接地的低電阻路徑。電流會破壞芯片。早期CMOS問題。可以通過適當的電路/布局結構來解決。
Use tub ties to connect tub to power rail. Use enough to create low-voltage connection.
**Permittivity** 介電常數; 電容率; 相對介電常數; 介電系數; 介電率;
**dielectric** :電介質
**Mbist **片上存儲系統
** MUX** 數據選擇器(multiplexer)
- 電子元器件
- 電阻
- 電容器
- 電感
- 保險絲
- 二極管
- 三極管
- 接插件
- 蜂鳴器
- MOS
- 集成電器基礎知識
- 接地的基礎知識
- STA
- Skew
- setup和hold
- 問題
- timing path
- Latency
- 跨時鐘域的代碼檢查(spyglass)
- 時間換算
- 名詞解釋
- 寄存器
- 觸發器
- ECO
- 通用芯片和嵌入式芯片有什么區別
- Signoff
- SOC
- VLSI
- NPU
- DDR
- ISP
- Fan-in 和 Fan-out
- 邏輯閾值
- Floorplan
- 寄存器傳輸的設計(RTL)
- 集成電路設計方法
- Design Rules of Thumb
- Dealing with Resistance
- 芯片設計
- 什么是Scenario?
- 晶圓BUMP加工工藝和原理
- wafer、die、cell
- DFT
- 前端-QC
- CDC
- SDC
- MBIST
- RDC
- Lint
- overview
- PV
- PBA/GPA
- Corner
- PVT
- latency與delay區別
- Power
- LVT, RVT, HVT 的區別
- PPA
- RTL
- 芯片行業的IP是指什么?
- 晶振與晶體的區別
- PLL (鎖相環(PhaseLockedLoop))
- 奇偶分頻電路
- inverter
- glitch (電子脈沖)
- Power
- Clock Gating
- 低功耗設計
- UPF
- 低功耗單元庫
- Power intent
- 亞穩態
- 芯片流程
- 芯片軟件
- 亞穩態&MTBF&同步器&AFIFO
- glitch free的時鐘切換技術
- max_transition
- MUX
- STA之RC Corner
- process corner 和 PVT
- ICC Scenario Definition
- 寄生電路?
- 晶振
- 信號完整性
- 什么是脈沖?什么是電平?
- 閾值電壓
- bump
- IC設計常用文件及格式介紹
- 文件格式
- spef
- 后端
- phy芯片的作用
- MIPI簡介
- 異步橋
- 芯片后仿之SDF
- 慕課-VLSI設計基礎(數字集成電路設計基礎)
- 概論
- MOS晶體管原理
- 設計與工藝接口
- 反相器和組合邏輯電路
- 問題trainning