有一些電子設備需要頻率高度穩定的交流信號,而LC振蕩器穩定性較差,頻率容易漂移(即產生的交流信號頻率容易變化)。在振蕩器中采用一個特殊的元件——石英晶體,可以產生高度穩定的信號,這種采用石英晶體的振蕩器稱為晶體振蕩器。
晶振與晶體的區別:
1) 晶振是有源晶振的簡稱,又叫振蕩器。英文名稱是oscillator。晶體則是無源晶振的簡稱,也叫諧振器。英文名稱是crystal,電路上簡稱為XTAL。
2) 無源晶振(晶體)一般是直插兩個腳的無極性元件,需要借助時鐘電路才能產生振蕩信號。常見的有49U、49S封裝。
3) 有源晶振(晶振)一般是表貼四個腳的封裝,內部有時鐘電路,只需供電便可產生振蕩信號。一般分7050、5032、3225、2520幾種封裝形式。
晶體為無源的,一般是兩個管腳,需要專門的時鐘電路才可起振,像普通的單片機需外接晶體和兩個電容。晶振為有源的(也稱有源晶振),可以認為是晶體和外圍電路的結合(晶振里面包含了晶體和起振電路)。一般是四個腿,有的有源晶振為單端輸出,有的為差分輸出。
有源晶振(簡稱晶振)一般是4個腳的封裝,例如5032封裝的貼片有源晶振:


其中有兩個是電源引腳,另一個是振蕩信號輸出引腳,剩下一個是懸空的。信號輸出引腳可以直接輸出給單片機。
無源晶振(簡稱晶體)就是最常見的兩腳封裝:


這個平時使用的時候也叫做晶振,但是是不準確的,這個應該叫做晶體,或者叫無源晶振。這個需要專門的時鐘電路和起振電容配合才能輸出時鐘信號

我們知道晶體和晶振的區別就是在于有沒有時鐘電路,所以當使用外部晶體的話,STM32內部的HSE會提供時鐘電路,和晶體連在一起相當于組成一個有源晶振。當使用外部有源晶振的時候,內部的時鐘電路就沒有必要了,直接將有源晶振的時鐘輸出引腳直接接到OSC\_IN引腳,OSC\_OUT引腳懸空即可,同時軟件上需要將HSE的時鐘電路旁路掉,也就是說外部有源晶振的輸入時鐘信號直接供給STM32的時鐘樹
- 電子元器件
- 電阻
- 電容器
- 電感
- 保險絲
- 二極管
- 三極管
- 接插件
- 蜂鳴器
- MOS
- 集成電器基礎知識
- 接地的基礎知識
- STA
- Skew
- setup和hold
- 問題
- timing path
- Latency
- 跨時鐘域的代碼檢查(spyglass)
- 時間換算
- 名詞解釋
- 寄存器
- 觸發器
- ECO
- 通用芯片和嵌入式芯片有什么區別
- Signoff
- SOC
- VLSI
- NPU
- DDR
- ISP
- Fan-in 和 Fan-out
- 邏輯閾值
- Floorplan
- 寄存器傳輸的設計(RTL)
- 集成電路設計方法
- Design Rules of Thumb
- Dealing with Resistance
- 芯片設計
- 什么是Scenario?
- 晶圓BUMP加工工藝和原理
- wafer、die、cell
- DFT
- 前端-QC
- CDC
- SDC
- MBIST
- RDC
- Lint
- overview
- PV
- PBA/GPA
- Corner
- PVT
- latency與delay區別
- Power
- LVT, RVT, HVT 的區別
- PPA
- RTL
- 芯片行業的IP是指什么?
- 晶振與晶體的區別
- PLL (鎖相環(PhaseLockedLoop))
- 奇偶分頻電路
- inverter
- glitch (電子脈沖)
- Power
- Clock Gating
- 低功耗設計
- UPF
- 低功耗單元庫
- Power intent
- 亞穩態
- 芯片流程
- 芯片軟件
- 亞穩態&MTBF&同步器&AFIFO
- glitch free的時鐘切換技術
- max_transition
- MUX
- STA之RC Corner
- process corner 和 PVT
- ICC Scenario Definition
- 寄生電路?
- 晶振
- 信號完整性
- 什么是脈沖?什么是電平?
- 閾值電壓
- bump
- IC設計常用文件及格式介紹
- 文件格式
- spef
- 后端
- phy芯片的作用
- MIPI簡介
- 異步橋
- 芯片后仿之SDF
- 慕課-VLSI設計基礎(數字集成電路設計基礎)
- 概論
- MOS晶體管原理
- 設計與工藝接口
- 反相器和組合邏輯電路
- 問題trainning